Modul 2 Tugas Pendahuluan 1

[menuju akhir]





1. Kondisi[Kembali]

Percobaan 1 Kondisi 3

Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=1, B1=0, B2=1, B3=clock, B4=1, B5=tidak dihubungkan, B6=clock


2. Gambar Rangkaian Simulasi[Kembali]

Sebelum dijalankan



Setelah dijalankan



3. Video Simulasi[Kembali]




4. Prinsip Kerja[Kembali]

Berdasarkan gambar rangkaian , diketahui prinsip kerjanya sebagai berikut:

  • JK-Flip Flop

    Pertama kita perlu melihat inputan dari IC 74LS112 dimana B1 terhubung dengan VCC sehingga mengalirkan arus berlogika 1 ke pin S. B0 di sini terhubung dengan ground sehingga input dari pin R adalah logika 0. B2 terhubung dengan VCC sehingga input pin J berlogika 1. B4 terhubung dengan VCC sehingga input pin K berlogika 1. Pin CLK terhubung dengan inputan clock. Dalam kondisi ini pin S menerima input logika 0 sehingga pin S aktif, sedangkan pin R menerima input logika 1 sehingga pin R tidak aktif. Jadi kondisi flip flop adalah set dimana S=1 dan R=0. Dikarenkan RS aktif, maka inputan lain seperti J,CLK, dan K tidak dianggap. Sesuai tabel kebenaran RS-Flip Flop saat S=1 dan R=0 maka Q=1 dan Q' kebalikannya yaitu 0.

  • D-Flip Flop

    Pertama kita perlu melihat inputan dari IC 7474 tersebut dimana B1 terhubung dengan VCC sehingga mengalirkan arus berlogika 1 ke pin S. B0 di sini terhubung dengan ground sehingga input dari pin R adalah logika 0. Untuk pin D tidak dihubungkan serta pin CLK dihubungkan dengan inputan Clock. Terlihat di IC 7474 bahwa terdapat bulatan kecil pada pin RS sehingga dapat disimpulkan bahwa pin RS bersifat aktif low atau akan aktif jika inputannya logika 0 (rendah), sebaliknya jika inputannya logika 1 (tinggi) maka tidak aktif. Karena salah satu Pin RS berlogika 1 maka inputan lain seperti pin D dan Clock tidak dihiraukan atau diabaikan yang menandakan RS aktif. Pin S menerima input logika 0 sehingga pin S aktif, sedangkan pin R menerima input logika 1 sehingga pin R tidak aktif yang menyebabkan kondisi set. Sesuai tabel kebenaran RS- Flip flop saat S aktif atau sama dengan 1 dan R sama dengan 0 maka outputnya adalah Q=1 dan Q' adalah kebalikan dari Q yaitu 0.


5. Download[Kembali]
Link Rangkaian klik disini
Link Video klik disini
Link HTML klik disini
Download Datasheet 74LS112 klik disini
Download Datasheet 7474 klik disini
Download Datasheet Switch klik disini




[menuju awal]

Tidak ada komentar:

Posting Komentar

   BAHAN PRESENTASI UNTUK MATA KULIAH  ELEKTRONIKA 2023 Nama   : Pradipta rafi pratama NIM : 2210953057 Dosen Pengampu : Dr. Darwison,...